Technieuws

Coarse- en finegrain vinden elkaar in Morpheus-processor

Pieter Edelman
Reading time: 1 minute

Het Morpheus-programma presenteert vandaag op de Date-conferentie zijn eindresultaat, een siliciumimplementatie van zijn herconfigureerbare processor. Morpheus is een Zesde Kader-project met achttien Europese partners, waaronder Thales Research and Technology, STMicroelectronics, Alcatel-Lucent Duitsland en de universiteiten van Braunschweig, Chemnitz, Karlsruhe en Bretagne. Vanuit Nederland zijn Ace Associated Compiler Experts en het Computer Engineering-lab van de TU Delft betrokken. De aftrap was in 2006.

Het doel van Morpheus is het ontwerpen van de volgende generatie herconfigureerbare processorarchitecturen voor embedded toepassingen. Onder meer het gebruikte siliciumoppervlak en stroomverbruik moet omlaag ten opzichte van FPGA‘s. Het programmeren van deze processoren is integraal onderdeel van het project. Ook moet het platform tijdens het draaien herconfigureerbaar zijn.

Het uitgangspunt van de Morpheus-processor is om een systeemchip te maken met centrale processor en herconfigureerbare blokken. De kneep zit hem in het integreren van verschillende typen herconfigureerbare blokken: coarse-, middle- en finegrained (FPGA). Dat alles is verbonden via een Amba-databus.

This article is exclusively available to premium members of Bits&Chips. Already a premium member? Please log in. Not yet a premium member? Become one for only €15 and enjoy all the benefits.

Login

Related content