Achtergrond

Hoogniveau-ontwerp bewijst nut voor fpga/cpu-hybride

Ronald Grootelaar is systeemarchitect bij 3T en gespecialiseerd in embedded processing en modelgebaseerd ontwerpen voor embedded toepassingen.

Reading time: 8 minutes

De afgelopen jaren hebben fpga-leveranciers zich volledig gestort op het idee van de fpga-soc: een systeemchip die de herconfigureerbare logica combineert met hard-coded cpu- en dsp-kernen en high-speed-communicatie-interfaces. De hybride chips kunnen op een warm onthaal rekenen binnen de markt, want ze verenigen het beste van twee werelden: de flexibiliteit van software en de prestaties van de fpga.

Maar deze aanpak betekent dat er meer komt kijken bij het ontwikkelen van een systeem. Traditioneel is fpga-functionaliteit voorbehouden aan een relatief kleine groep van wereldwijd enkele tienduizenden hardware-engineers, die een hardware description language zoals VHDL of Verilog gebruiken om functionaliteit te ontwikkelen. De systeemchips spreken echter een veel groter publiek aan, met naast hardware-engineers ook architecten, systeem- en softwareontwikkelaars.

Fpga-producenten hebben dit gelukkig erkend en de afgelopen jaren flink geïnvesteerd in nieuwe ontwikkelgereedschappen die de abstractie naar een hoger niveau tillen. Multidisciplinaire projectteams kunnen hierdoor optimaal samenwerken zonder dat iedereen alle technische details van de complexe systeemchips hoeft te kennen.

This article is exclusively available to premium members of Bits&Chips. Already a premium member? Please log in. Not yet a premium member? Become one for only €15 and enjoy all the benefits.

Login

Related content